關(guān)鍵詞:導(dǎo)彈數(shù)據(jù)鏈 級聯(lián)編碼 rs碼 卷積碼 fpga
摘要:為了提高當(dāng)前導(dǎo)彈數(shù)據(jù)鏈系統(tǒng)中彈載下行數(shù)據(jù)鏈與車載上行數(shù)據(jù)鏈視頻與數(shù)據(jù)傳輸?shù)目煽啃?降低誤碼率,設(shè)計級聯(lián)編碼用于導(dǎo)彈數(shù)據(jù)鏈系統(tǒng)的信道編碼,RS(255,239)碼、交織(17×15)與卷積碼(2,1,7)進(jìn)行級聯(lián)設(shè)計與綜合,并通過VHDL語言實現(xiàn)級聯(lián)編碼的算法設(shè)計,在FPGA芯片上實現(xiàn)。經(jīng)過仿真驗證,級聯(lián)編碼能夠糾正140Bits的錯誤,有效地降低了導(dǎo)彈數(shù)據(jù)鏈的誤碼率。將級聯(lián)編碼應(yīng)用到導(dǎo)彈數(shù)據(jù)鏈系統(tǒng)中,能夠滿足武器系統(tǒng)的設(shè)計要求。
注:因版權(quán)方要求,不能公開全文,如需全文,請咨詢雜志社